5gaiot爆发前夜的关键拼图。
整合路径:(按冯亦如方案即刻执行)并入自研系统开发部,成立独立的eda研发二部。
重点攻坚与自研工具链接口及5g实战验证。
作用:填补华兴在高速、高频、复杂电磁环境芯片设计(如5g射频前端、毫米波雷达)的仿真能力空白。
是面向未来的“特种武器”。
红色光点稳健地移动到第二块白板。
拼图二:战略合作(生态扩展)
华大九天empyreansoftware
合作领域:模拟混合信号ic设计、平板显示fpd全流程设计工具。
合作深度:战略级互补。
华兴聚焦数字尖端与全流程整合,华大九天深耕模拟平板成熟市场。
双方共享部分基础算法库,重点共建国产foundrypdk联盟(与概伦协同),打造去丑国化的工艺适配生态。
避免重复造轮,形成合力。
作用:快速补齐华兴在成熟模拟芯片、特种工艺(如高压、射频特色工艺)、以及巨大平板显示设计市场的工具链,利用成熟生态加速国产替代进程。
是扩大覆盖面的“同盟军”。
光点最后,落在第三块白板的核心位置,这里的线条明显更加粗犷、锐利,充满一种未完成的、蓬勃的进攻性。
拼图三:自研攻坚(尖端突破)
核心:钟耀祖团队
主攻方向:
数字后端物理设计&验证:布局布线p&r、时序功耗信号完整性签核sign-off、物理验证drclvs、良率优化dfy。
这是数字芯片设计流程的“重体力活”和“守门员”,直接决定芯片最终能否正确制造出来并达到性能目标。
ai驱动优化:将机器学习深度学习深度嵌入p&r、时序收敛、功耗优化、热点预测等环节,大幅提升设计效率与结果质量。
这是颠覆传统eda、面向未来的“智能引擎”。
突破性进展:
“盘古”p&r引擎原型:内部测试显示,在16nm同类设计上,对比业界主流工具,在达到相同时序目标下,芯片面积优化8%,总功耗降低5%,运行速度提升15%。
ai时序收敛助手“伏羲”:在7nm测试案例中,将传统